8T49N222B-101NLGI Circuito integrato di componenti elettronici DIP nuovo e originale disponibile per chip IC 8T49N222B-101NLGI
Caratteristiche del prodotto
TIPO | DESCRIZIONE |
Categoria | Circuiti integrati (CI) |
Mfr | Renesas Electronics America Inc |
Serie | FemtoClock® NG |
Pacchetto | Vassoio |
Stato del prodotto | Obsoleto |
PLL | Sì con bypass |
Ingresso | HCSL, LVDS, LVHSTL, LVPECL |
Produzione | LVDS |
Numero di circuiti | 1 |
Rapporto – Ingresso:Uscita | 2:2 |
Differenziale – Ingresso:Uscita | Si si |
Frequenza – max | 125 MHz |
Divisore/moltiplicatore | Si No |
Tensione – Alimentazione | 2,375 V ~ 3,465 V |
temperatura di esercizio | -40°C ~ 85°C |
Tipo di montaggio | Montaggio superficiale |
Pacchetto/custodia | 48-VFQFN Tampone esposto |
Pacchetto dispositivo del fornitore | 48-VQFN (7×7) |
Numero del prodotto base | 8T49N222 |
Documenti e supporti
TIPO DI RISORSA | COLLEGAMENTO |
Schede tecniche | IDT8T49N222I |
Obsolescenza PCN/EOL | Mult Dev EOL 19/gen/2022 |
Assemblaggio/origine PCN | VFQFPN 21/dic/2016 |
Scheda tecnica HTML | Panoramica del tessuto temporale |
Classificazioni ambientali ed di esportazione
ATTRIBUTO | DESCRIZIONE |
Stato RoHS | Conformità ROHS3 |
Livello di sensibilità all'umidità (MSL) | 3 (168 ore) |
Stato REACH | REACH Inalterato |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Risorse addizionali
ATTRIBUTO | DESCRIZIONE |
Altri nomi | IDT8T49N222B-101NLGI IDT8T49N222B-101NLGI-ND |
Pacchetto standard | 260 |
Generatori di orologi
Infineon dispone di un ampio portafoglio di generatori di clock con supporto di frequenza di 700 MHz e jitter di fase RMS inferiore a 0,7 ps.Supportano una serie di funzionalità a valore aggiunto come VCXO, Spread Spectrum e Output Phase Alignment, oltre a supportare clock di riferimento per standard di interfaccia popolari come PCIe 1.0/2.0/3.0, 10 GbE, SATA 1.0/2.0 e USB 1.0/2.0 /3.0.Disponiamo di prodotti commerciali, industriali e automobilistici.
I generatori di clock possono essere classificati in due categorie: riduzione EMI (capacità di spettro esteso) e riduzione non EMI.Le applicazioni target per questi dispositivi includono il settore automobilistico, industriale, di consumo e di rete.
I dispositivi consumer stanno diventando sempre più ricchi di funzionalità e connessi.La condivisione di contenuti multimediali ad alta risoluzione richiede standard di trasferimento dati più rapidi e dispositivi in grado di supportare più standard dati, ciascuno con requisiti temporali specifici.Questo è esattamente il motivo per cui abbiamo progettato il generatore di clock ad alte prestazioni CY274x.Soddisfa i requisiti di temporizzazione dei sistemi di infotainment per auto, apparecchiature mediche, stampanti multifunzione, server di trasmissione multimediale, apparecchiature di prova, sistemi di telecamere, settore aerospaziale e della difesa e molte altre applicazioni.Il dispositivo è qualificato AEC-Q100.
Sintetizzatori di frequenza
Un moltiplicatore di frequenza selettivo in frequenza può essere costruito con un sistema PLL inserendo un divisore di frequenza all'interno del feedback tra l'ingresso del rilevatore di fase e l'uscita del VCO.La figura seguente mostra il diagramma schematico del sintetizzatore a bassa frequenza con un circuito divisore di tre decadi programmabile.
Il modulo del divisore di frequenza N ha un valore compreso tra 3 e 999 con incremento a passi singoli.In condizione bloccata, il comparatore e il segnale hanno la stessa frequenza di f=N*1kHZ. Quindi abbiamo un sintetizzatore di frequenza con un intervallo da 3 KHZ a 999 KHZ con incremento di 1 KHZ, che può essere programmato dalla posizione dell'interruttore del divisore -n contatore.
Questo circuito utilizza il comparatore di fase II perché un sintetizzatore di frequenza non dovrebbe bloccarsi sulle armoniche della frequenza di riferimento del segnale di ingresso.Non possiamo usare il comparatore di fase I perché blocca le armoniche.Il comparatore di fase II corrisponde a questa applicazione perché il fattore attivo dell'uscita del divisore di frequenza di divisione per n non è del 50%.Il VCO è impostato dal Comparatore di fase II, per coprire un intervallo compreso tra 0 MHz e 1,1 MHz.Questa applicazione ha due poli dell'LPF.Per un bloccaggio più rapido per i cambiamenti graduali della frequenza, questa applicazione dispone di un filtro tag-lead.[Fonte del diagramma schematico: Rapporto sull'applicazione di Texas Instruments]