AM1808EZWT3 Originale e nuovo con prezzo competitivo nel fornitore di circuiti integrati in stock
Caratteristiche del prodotto
TIPO | ILLUSTRARE | SCEGLIERE |
categoria | Circuiti integrati (CI) |
|
produttore | Strumenti texani |
|
serie | Sitara™ |
|
avvolgere | vassoio |
|
Stato del prodotto | Attivo |
|
Processore principale | ARM926EJ-S |
|
Numero di core/larghezza del bus | 1 I-core, 32 bit |
|
velocità | 375 MHz |
|
Processore/DSP secondario | Controllo del sistema;CP15 |
|
Controllore della RAM | LPDDR、DDR2 |
|
Accelerazione grafica | non |
|
Display e controller di interfaccia | schermo LCD |
|
Ethernet | 10/100Mbps (1) |
|
ORE | SATA 3Gbps (1) |
|
USB | USB 1.1 + PHY (1)、USB 2.0 + PHY (1) |
|
Voltaggio - I/O | 1,8 V, 3,3 V |
|
Temperatura di esercizio | 0°C ~ 90°C(TJ) |
|
Caratteristiche di sicurezza | - |
|
Tipo di installazione | Tipo adesivo superficiale |
|
Pacchetto/alloggiamento | 361-LFBGA |
|
Incapsulamento dei componenti del fornitore | 361-NFBGA (16x16) |
|
Interfaccia aggiuntiva | I²C、McASP、McBSP、SPI、MMC/SD、UART |
|
Numero identificativo del prodotto | AM1808 |
Tipo di circuito integrato
Il microprocessore a 16 bit può essere diviso in due parti, una parte è l'unità di esecuzione (EU), ovvero la parte che esegue le istruzioni;l'altra parte è l'unità di interfaccia bus (BIU), che è collegata al bus 8086 ed esegue l'operazione di prelievo delle istruzioni dalla memoria.Dopo che il microprocessore è stato diviso in EU e BIU, le operazioni di recupero delle istruzioni e di esecuzione delle istruzioni possono essere sovrapposte.La parte UE ha un file di registro, composto da 8 registri a 16 bit, che possono essere utilizzati per memorizzare dati, puntatori di indice e stack, unità logica di operazione aritmetica (ALU) per eseguire operazioni aritmetiche e operazioni logiche e registri di flag per memorizzare le condizioni dei risultati di tali operazioni.Queste unità nell'unità di esecuzione trasferiscono i dati attraverso il bus dati.L'unità di interfaccia bus dispone anche di un file di registro, dove CS, DS, SS ed ES sono registri di segmento per la segmentazione dello spazio di memoria.IP è il puntatore dell'istruzione.Il registro di comunicazione interno è anche un registro per la memorizzazione temporanea dei dati.La coda dei comandi serve per archiviare il flusso di comandi precaricato.La parte di interfaccia bus dispone anche di un sommatore di indirizzi, che somma il valore del registro del segmento e il valore di offset per ottenere un indirizzo fisico a 20 bit.I dati e gli indirizzi sono collegati al bus di sistema esterno 8086 attraverso la logica di controllo del bus.L'8086 ha un bus dati a 16 bit.Quando il processore e l'off-chip trasmettono dati, un numero binario a 16 bit viene trasmesso in una classe.8086 ha una struttura di pipeline primaria, che può realizzare la sovrapposizione di operazioni su chip e operazioni off-chip.