LCMXO2-256HC-4TG100C Originale e nuovo con prezzo competitivo Disponibile fornitore di circuiti integrati
Caratteristiche del prodotto
Codice Pbfree | SÌ |
Codice Rohs | SÌ |
Codice del ciclo di vita della parte | Attivo |
Produttore IHS | LATTICE SEMICONDUCTOR CORP |
Codice pacchetto parti | QFP |
Descrizione del pacchetto | LFQFP, |
Conteggio pin | 100 |
Raggiungere il Codice di conformità | conforme |
Codice ECCN | EAR99 |
Codice HTS | 8542.39.00.01 |
Produttore Samacsys | Semiconduttore reticolare |
Funzionalità aggiuntiva | FUNZIONA ANCHE CON ALIMENTAZIONE NOMINALE A 3,3 V |
Codice JESD-30 | S-PQFP-G100 |
Codice JESD-609 | e3 |
Lunghezza | 14 mm |
Livello di sensibilità all'umidità | 3 |
Numero di ingressi dedicati | |
Numero di linee I/O | |
Numero di ingressi | 55 |
Numero di uscite | 55 |
Numero di terminali | 100 |
Temperatura operativa-max | 85 °C |
Temperatura operativa-Min | |
Organizzazione | 0 INGRESSI DEDICATI, 0 I/O |
Funzione di uscita | MISTO |
Materiale del corpo della confezione | PLASTICA/EPOSSIDICA |
Codice del pacchetto | LFQFP |
Codice di equivalenza del pacchetto | TQFP100,63 mq |
Forma del pacchetto | PIAZZA |
Stile del pacchetto | FLATPACK, PROFILO BASSO, PASSO FINE |
Metodo di imballaggio | VASSOIO |
Temperatura di riflusso di picco (Cel) | 260 |
Riserve energetiche | 2,5/3,3 V |
Tipo logico programmabile | PLD FLASH |
Ritardo di propagazione | 7,36 ns |
Stato di qualificazione | Non qualificato |
Altezza seduta-max | 1,6 mm |
Tensione di alimentazione-max | 3.462 V |
Tensione di alimentazione-Min | 2.375 V |
Tensione di alimentazione-Nom | 2,5 V |
Montaggio superficiale | SÌ |
Grado di temperatura | ALTRO |
Finitura terminale | Stagno Opaco (Sn) |
Modulo terminale | ALA DI GABBIANO |
Passo terminale | 0,5 mm |
Posizione del terminale | QUADRO |
Temperatura di riflusso Time@Peak-Max (s) | 30 |
Larghezza | 14 mm |
introduzione al prodotto
Il dispositivo logico programmabile complesso (CPLD) è un circuito integrato specifico dell'applicazione (ASIC) nel circuito integrato LSI (circuito integrato su larga scala).È adatto per la progettazione di sistemi digitali ad uso intensivo di controllo e il suo controllo del ritardo è conveniente.CPLD è uno dei dispositivi in più rapida crescita nei circuiti integrati.
Componenti del CPLD
CPLD è un dispositivo logico programmabile complesso con struttura complessa e su larga scala, che appartiene alla gamma dei dispositivi su larga scalacircuiti integrati.
CPLD è composto da cinque parti principali: blocco di array logico, unità macro, termine di prodotto esteso, array cablato programmabile e blocco di controllo I/O.
1. Blocco array logico (LAB)
Un blocco di array logico è costituito da un array di 16 macrocelle e più LABS sono collegati insieme da un array programmabile (PIA) e da un bus globale
2. Unità macro
L'unità macro della serie MAX7000 è costituita da tre blocchi funzionali: un array logico, una matrice di selezione del prodotto e un registro programmabile.
3. Durata del prodotto estesa
Un termine prodotto di ciascuna macrocella può essere rinviato in modo inverso all'array logico.
4. Array cablato programmabile PIA
Ogni LAB può essere collegato per formare la logica richiesta attraverso l'array cablato programmabile.Questo bus globale è un canale programmabile che può connettere qualsiasi sorgente di segnale nel dispositivo alla sua destinazione.
5. Blocco di controllo I/O
Il blocco di controllo I/O consente di configurare individualmente ciascun pin I/O per ingresso/uscita e funzionamento bidirezionale.
Confronto tra CPLD e FPGA
Sebbene entrambiFPGAECPLDsono dispositivi ASIC programmabili e hanno molte caratteristiche comuni, a causa delle differenze nella struttura di CPLD e FPGA, hanno caratteristiche proprie:
1.CPLD è più adatto per completare vari algoritmi e logica combinatoria e FP GA è più adatto per completare la logica sequenziale.In altre parole, FPGA è più adatto per una struttura ricca di flip-flop, mentre CPLD è più adatto per una struttura limitata di flip-flop e ricca di termini di prodotto.
2. La struttura di instradamento continuo del CPLD determina che il suo ritardo temporale è uniforme e prevedibile, mentre la struttura di instradamento segmentato dell'FPGA determina l'imprevedibilità del suo ritardo.
3.FPGA ha maggiore flessibilità rispetto a CPLD nella programmazione.CPLD viene programmato modificando la funzione logica con un circuito di connessione interna fisso, mentre FPGA è programmato modificando il cablaggio della connessione interna.FP GA può essere programmato sotto una porta logica, mentre CPLD è programmato sotto un blocco logico.
4. L'integrazione di FPGA è superiore a quella di CPLD e presenta una struttura di cablaggio e un'implementazione logica più complesse.
5.CPLD è più comodo da usare rispetto all'FPGA.Programmazione CPLD utilizzando la tecnologia E2PROM o FASTFLASH, nessun chip di memoria esterno, facile da usare.Tuttavia, le informazioni di programmazione dell'FPGA devono essere archiviate nella memoria esterna e il metodo di utilizzo è complicato.
6. I CPLDS sono più veloci degli FPgas e hanno una maggiore prevedibilità temporale.Questo perché gli FPGa sono una programmazione a livello di gate e le interconnessioni distribuite vengono adottate tra CLBS, mentre i CPLDS sono una programmazione a livello di blocco logico e le interconnessioni tra i loro blocchi logici sono raggruppate.
7.Nel modo di programmazione, CPLD si basa principalmente sulla programmazione della memoria E2PROM o FLASH, tempi di programmazione fino a 10.000 volte, il vantaggio è che allo spegnimento del sistema le informazioni di programmazione non vengono perse.Il CPLD può essere suddiviso in due categorie: programmazione sul programmatore e programmazione sul sistema.La maggior parte dell'FPGA si basa sulla programmazione SRAM, le informazioni di programmazione vengono perse quando il sistema viene spento e i dati di programmazione devono essere riscritti nella SRAM dall'esterno del dispositivo ogni volta che viene acceso.Il suo vantaggio è che può essere programmato in qualsiasi momento e può essere programmato rapidamente durante il lavoro, in modo da ottenere una configurazione dinamica a livello di scheda e di sistema.
8.La riservatezza del CPLD è buona, la riservatezza dell'FPGA è scarsa.
9. In generale, il consumo energetico del CPLD è maggiore di quello dell'FPGA e quanto più alto è il grado di integrazione, tanto più evidente.