Serializzatore LVDS 2975Mbps Automotive 40-Pin WQFN EP T/R DS90UB927QSQX/NOPB
Caratteristiche del prodotto
TIPO | DESCRIZIONE |
Categoria | Circuiti integrati (CI) |
Mfr | Strumenti texani |
Serie | Automobilistico, AEC-Q100 |
Pacchetto | Nastro e bobina (TR) Nastro tagliato (CT) Digi-Reel® |
SPQ | 2500T&R |
Stato del prodotto | Attivo |
Funzione | Serializzatore |
Velocità dati | 2.975 Gbps |
IngressoTipo | Collegamento FPD, LVDS |
Tipo di uscita | FPD-Link III, LVDS |
Numero di uscite | 13 |
Numero di uscite | 1 |
Tensione - Alimentazione | 3 V ~ 3,6 V |
temperatura di esercizio | -40°C ~ 105°C (TA) |
Tipo di montaggio | Montaggio superficiale |
Pacchetto/custodia | 40-WFQFN Tampone esposto |
Pacchetto dispositivo del fornitore | 40-WQFN (6x6) |
Numero del prodotto base | DS90UB927 |
1.
Analizzando la forma d'onda i2c dello slave, troverai anche un fenomeno molto interessante, durante la lettura dei dati del registro, lo slave emetterà prima la sua forma d'onda per la pre-lettura, ad esempio, per leggere i dati 0x00 dell'indirizzo registrato, vedrai sulla forma d'onda dopo che il master ha emesso l'indirizzo del registro di scrittura 0x00, quindi emetterà l'indirizzo dello slave per la lettura (R/W = (R/W = 1), uno slave emetterà 8 forme d'onda SCL per la pre-lettura immediatamente dopo che la forma d'onda è stata emesso e questi 8 orologi non corrispondono sul lato master, il master verrà emesso in seguito, quindi lo slave equivale a emettere per primo.
Il design di questo posto è molto intelligente perché il protocollo i2c prevede che lo stretch i2c possa avvenire solo nel nono bit, cioè il bit ACK.non è consentito estrarre la forma d'onda e a questo punto non vengono ricevuti dati dallo slave, quindi c'è un problema.
L'approccio di TI è che, poiché c'è un'azione di scrittura davanti, seguita da un indirizzo di slave letto inviato immediatamente dopo, è chiaro che l'indirizzo registrato da leggere è quello scritto davanti, quindi il master invierà un indirizzo di slave letto nell'ACK pull a 9 bit durante l'invio di otto SCL per la lettura e la scrittura del registro, quindi rilascia l'SCL, il master rileva il rilascio dell'SCL dopo Il master rileva che l'SCL è stato rilasciato e ritrasmette l'orologio dei dati di lettura, a quel punto i dati vengono restituiti al PROCESSORE.
2.
Termini o terminologia comuni LVDS
1) Coppia differenziale: si riferisce alla trasmissione del segnale LVDS utilizzando due driver di uscita per pilotare due linee di trasmissione, una che trasporta il segnale e l'altra che trasporta il suo segnale complementare.Il segnale richiesto è la differenza di tensione tra le due linee di trasmissione, che trasportano le informazioni del segnale da trasmettere.
2) Coppia di segnali: si riferisce al circuito di interfaccia LVDS in cui l'uscita di ciascun canale di trasmissione dati o canale di trasmissione del clock è costituita da due segnali (uscite positive e negative)
3) Sorgente: un dispositivo che genera una raccolta di dati di testo, grafica, immagini, audio e video.
4) Ricevitore (Sink): il dispositivo che elabora e visualizza i dati.
5) FPD-LINK: Flat Panel Display Link, una specifica di interfaccia video digitale ad alta velocità basata sullo standard LVDS creata da National Semiconductor nel 1996 (acquisita da Texas Instruments TI nel 2011) per supportare il trasferimento dei dati dal controller grafico all'LCD pannello.
6) GMSL: Gigabit Multimedia Serial Link, il formato del protocollo di trasmissione del segnale LVDS sviluppato da Maxim basato sullo standard LVDS.
7) Canale in avanti: un canale di trasmissione dati ad alta velocità dal serializzatore al deserializzatore.
8) Backchannel: chiamato anche canale inverso, si riferisce al canale di trasmissione dati a bassa velocità dal deserializzatore al serializzatore.