Nuovo originale XQR17V16CC44V Spot Stock FPGA Campo programmabile Gate Array Logic Ic Chip Circuiti integrati
Specifiche | |
Categoria di memoria | BALLO STUDENTESCO |
Densità | 16777 kbit |
Numero di parole | 2000k |
Bit per parola | 8 bit |
tipo di pacchetto | CERAMICA, LCC-44 |
Perni | 44 |
Famiglia logica | CMOS |
Tensione di alimentazione | 3,3 V |
temperatura di esercizio | Da -55 a 125 C (da -67 a 257 F) |
Xilinx presenta le PROM di configurazione QML Radiation Hardened serie QPro™ XQR17V16 ad alta densità che forniscono un metodo facile da usare ed economico per archiviare bitstream di configurazione FPGA Xilinx di grandi dimensioni.XQR17V16CC44V è un dispositivo da 3,3 V con una capacità di archiviazione di 16 Mb e può funzionare in modalità seriale o a livello di byte.per lo schema a blocchi semplificato dell'architettura del dispositivo XQR17V16.
Quando l'FPGA è in modalità Master Serial, genera un clock di configurazione che guida la PROM.Un breve tempo di accesso dopo il fronte di salita del clock, i dati vengono visualizzati sul pin di uscita PROM DATA collegato al pin DIN FPGA.L'FPGA genera il numero appropriato di impulsi di clock per completare la configurazione.Una volta configurato disabilita la PROM.Quando l'FPGA è in modalità seriale slave, la PROM e l'FPGA devono essere entrambi sincronizzati da un segnale in ingresso.
Quando l'FPGA è in modalità Master SelectMAP, genera l'orologio di configurazione che guida la PROM e l'FPGA.Dopo il fronte di salita CCLK, i dati sono disponibili sui pin DATA (D0-D7) delle PROM.I dati verranno registrati nell'FPGA sul successivo fronte di salita del CCLK.Quando l'FPGA è in modalità Slave SelectMAP, la PROM e l'FPGA devono essere entrambi sincronizzati da un segnale in ingresso.Un oscillatore a corsa libera può essere utilizzato per pilotare il CCLK.È possibile concatenare più dispositivi utilizzando l'output CEO per pilotare l'input CE del dispositivo successivo.Gli ingressi dell'orologio e le uscite DATI di tutte le PROM di questa catena sono interconnessi.Tutti i dispositivi sono compatibili e possono essere collegati in cascata con altri membri della famiglia.Per la programmazione del dispositivo, il software Xilinx ISE Foundation o ISE WebPACK compila il file di progettazione FPGA in un formato esadecimale standard, che viene poi trasferito alla maggior parte dei programmatori PROM commerciali.
Caratteristiche
• Immunità latch-up a LET >120 MeV/cm2/mg
• TID garantito di 50 kRad(Si) secondo la specifica 1019.5
• Fabbricato su substrato epitassiale
• Capacità di archiviazione di 16 Mbit
• Funzionamento garantito nell'intero intervallo di temperature militari: da –55°C a +125°C
• Memoria di sola lettura programmabile una sola volta (OTP) progettata per archiviare i bitstream di configurazione dei dispositivi FPGA Xilinx
• Doppia modalità di configurazione
♦ Configurazione seriale (fino a 33 Mb/s)
♦ Parallela (fino a 264 Mb/s a 33 MHz)
• Interfaccia semplice per gli FPGA Xilinx QPro
• Collegabile in cascata per memorizzare flussi di bit più lunghi o multipli
• Polarità di ripristino programmabile (attivo alto o attivo basso) per compatibilità con diverse soluzioni FPGA
• Processo CMOS a gate flottante a basso consumo
• Tensione di alimentazione 3,3V
• Disponibile in contenitori ceramici CK44(1)
• Supporto alla programmazione da parte dei principali produttori di programmatori
• Supporto alla progettazione utilizzando i pacchetti software ISE Foundation o ISE WebPACK
• Conservazione dei dati garantita per 20 anni
Programmazione
I dispositivi possono essere programmati su programmatori forniti da Xilinx o da fornitori terzi qualificati.L'utente deve assicurarsi che venga utilizzato l'algoritmo di programmazione appropriato e la versione più recente del software del programmatore.La scelta sbagliata può danneggiare permanentemente il dispositivo.
Descrizione
• Immunità latch-up a LET >120 MeV/cm2/mg
• TID garantito di 50 kRad(Si) secondo la specifica 1019.5
• Fabbricato su substrato epitassiale
• Capacità di archiviazione di 16 Mbit
• Funzionamento garantito nell'intero intervallo di temperature militari: da –55°C a +125°C
• Memoria di sola lettura programmabile una sola volta (OTP) progettata per archiviare i bitstream di configurazione dei dispositivi FPGA Xilinx
• Doppia modalità di configurazione
♦ Configurazione seriale (fino a 33 Mb/s)
♦ Parallela (fino a 264 Mb/s a 33 MHz)
• Interfaccia semplice per gli FPGA Xilinx QPro
• Collegabile in cascata per memorizzare flussi di bit più lunghi o multipli
• Polarità di ripristino programmabile (attivo Alto o attivo
Basso) per la compatibilità con diverse soluzioni FPGA
• Processo CMOS a gate flottante a basso consumo
• Tensione di alimentazione 3,3V
• Disponibile in contenitori ceramici CK44(1)
• Supporto alla programmazione da parte di programmatori leader
produttori
• Supporto alla progettazione utilizzando la Fondazione ISE o ISE
Pacchetti software WebPACK
• Conservazione dei dati garantita per 20 anni