XC7Z007S-1CLG225I IC SOC CORTEX-A9 667MHZ 225BGA componenti elettronici chip ic circuiti integrati proprio magazzino Servizio BOM
Caratteristiche del prodotto
TIPO | DESCRIZIONE |
Categoria | Circuiti integrati (CI) |
Mfr | AMD Xilinx |
Serie | Zynq®-7000 |
Pacchetto | Vassoio |
Pacchetto standard | 160 |
Stato del prodotto | Attivo |
Architettura | MCU, FPGA |
Processore principale | ARM® Cortex®-A9 MPCore™ singolo con CoreSight™ |
Dimensione flash | - |
Dimensioni della RAM | 256KB |
Periferiche | DMA |
Connettività | CANbus, EBI/EMI, Ethernet, I²C, MMC/SD/SDIO, SPI, UART/USART, USB OTG |
Velocità | 667 MHz |
Attributi primari | Artix™-7 FPGA, celle logiche da 23.000 celle |
temperatura di esercizio | -40°C ~ 100°C (TJ) |
Pacchetto/custodia | 225-LFBGA, CSPBGA |
Pacchetto dispositivo del fornitore | 225-CSPBGA (13×13) |
Numero di I/O | 54 |
Numero del prodotto base | XC7Z007 |
La Cina approva l'acquisizione di Xilinx da parte di AMD con 5 condizioni!
Il 27 ottobre 2020, AMD ha annunciato che acquisirà Xilinx (Xilinx) per 35 miliardi di dollari in un accordo su tutte le azioni.L’accordo, sebbene approvato all’unanimità dai consigli di amministrazione di entrambe le parti, deve ancora essere approvato dagli azionisti di entrambe le parti, con l’approvazione normativa di vari paesi, inclusa, ovviamente, la Cina.
Recentemente, l'Ufficio antimonopolio dell'Amministrazione statale cinese per la supervisione e l'amministrazione del mercato ha annunciato la decisione di approvare la revisione antimonopolistica dell'acquisizione di una partecipazione in Xilinx da parte di Chaowei Semiconductor Corporation con ulteriori condizioni restrittive (l'“Annuncio”), approvando l'acquisizione di Xilinx da parte di AMD e l'eliminazione dell'ultimo ostacolo normativo per l'acquisizione.
Secondo l'annuncio, dopo un anno dal ricevimento della dichiarazione antimonopolio sulla concentrazione degli operatori nel caso dell'acquisizione di Xilinx da parte di AMD il 19 gennaio 2021 e dall'archiviazione del caso dopo che il richiedente ha integrato i suoi materiali di dichiarazione, l'Amministrazione generale della regolamentazione del mercato (GAMR) ha deciso di approvare il caso con condizioni restrittive.
Sono consentite fusioni, ma non vendite raggruppate o discriminazioni nei confronti dei clienti cinesi
È importante comprendere che le acquisizioni con operazioni transfrontaliere richiedono l’approvazione normativa da parte di diversi regolatori del mercato chiave in tutto il mondo.In precedenza, Stati Uniti, Regno Unito e UE avevano già autorizzato l’acquisizione, e ora che la Cina ha approvato il caso, significa che AMD sarà in grado di completare i suoi piani di acquisizione nel primo trimestre del 2022.
Va notato, tuttavia, che l'approvazione dell'acquisizione di Xilinx da parte di AMD da parte dell'Amministrazione generale cinese per la regolamentazione del mercato comporta ulteriori condizioni restrittive, che richiedono ad entrambe le parti della transazione e all'entità post-concentrazione di adempiere ai seguenti obblighi.
(i) Quando si vendono CPU SuperPower, GPU SuperPower e FPGA Celeris sul mercato cinese, non dovranno in alcun modo imporre vendite vincolate o imporre altre condizioni commerciali irragionevoli;non devono impedire o limitare l'acquisto o l'utilizzo dei suddetti prodotti individualmente da parte dei clienti;e non devono discriminare i clienti che acquistano i prodotti di cui sopra individualmente in termini di livello di servizio, prezzo, funzionalità del software, ecc.
(b) Promuovere ulteriormente la cooperazione pertinente basata sulla cooperazione esistente con le imprese in Cina e continuare a fornire CPU Chaowei, GPU Chaowei, FPGA Xilinx e relativi software e accessori al mercato in Cina seguendo i principi di equità, ragionevolezza e non discriminazione.
(iii) Garantire la flessibilità e la programmabilità degli FPGA Xilinx, continuare a sviluppare e garantire la disponibilità della linea di prodotti FPGA Xilinx e garantire che sia sviluppata in modo compatibile con i processori basati su ARM e in conformità con i piani di Xilinx prima della Transazione .
(iv) continuare a garantire l'interoperabilità delle CPU Chaowei, delle GPU Chaowei e degli FPGA Celeris venduti sul mercato in Cina con CPU, GPU e FPGA di terze parti;il livello di interoperabilità di cui sopra non deve essere inferiore al livello di interoperabilità delle CPU Chaowei, delle GPU Chaowei e degli FPGA Celeris;informazioni, caratteristiche ed esempi relativi all'aggiornamento dell'interoperabilità dovranno essere forniti a terze parti entro 90 giorni dall'aggiornamento ai produttori di CPU, GPU e FPGA.
(v) Adottare misure per proteggere le informazioni dei produttori terzi di CPU, GPU e FPGA e stipulare accordi di riservatezza con i produttori terzi di CPU, GPU e FPGA;archiviare le informazioni riservate dei produttori di CPU, GPU e FPGA di terze parti in sistemi hardware separati e mutuamente esclusivi.